¿Qué precisamos para modelar/implementar/ejecutar los fenómenos observables?

**Representación de la información** , una forma de representar los datos con los que vamos a trabajar (números)

**Conservación de los datos** , un mecanismo que conserve el valor de nuestros datos, salvo que indiquemos lo contrario, a través del tiempo (memorias)

**Modelo de cómputo** , una definición de cómo operar con la información representada (set de instrucciones, microoperaciones)

¿Qué precisamos para modelar/implementar/ejecutar los fenómenos observables? **Operaciones aritmético/lógicas**, una implementación de operaciones aritmeticas y logicas basicas sobre nuestra información representada (ALU)

**Cómputo en base a valores previos**, una forma de resolver operaciones complejas a partir de ejecutar operaciones sencillas (atómicas) en una serie de pasos (circuitos secuenciales, microprogramación)

Para poder computar precisamos: Representar, Conservar, Operar.

Para poder computar precisamos: Enteros acotados, Memorias, ALU.

## Diseño e implementación de hardware

Al igual que el software, la práctica del diseño y la implementación del hardware depende del siguiente grupo de actividades:

Diseño → Especificación → Implementación → Validación → Verificación

Del diseño a la implementación tenemos:

Diseño Descripción de arquitectura, división por vistas del sistema



#### **Especificación** Representación declarativa del comportamiento esperado

```
\forall i : always (StoB_REQ(i) \rightarrow eventually! BtoS_ACK(i))
G1
           \forall i : always (\neg StoB\_REQ(i) \rightarrow eventually! \neg BtoS\_ACK(i))
G2
           \forall i : \texttt{always} (\texttt{rose}(\mathsf{StoB\_REQ}(i)) \rightarrow \neg \mathsf{BtoS\_ACK}(i))
G_3
           \forall i : \texttt{always} (\texttt{rose}(\texttt{BtoS\_ACK}(i)) \rightarrow \texttt{prev}(\texttt{StoB\_REQ}(i)))
           \forall i: \mathtt{always} \; ((\mathsf{BtoS\_ACK}(i) \land \mathsf{StoB\_REQ}(i)) \to \mathtt{next!} \; \mathsf{BtoS\_ACK}(i))
           \forall i : \texttt{always} (StoB\_REQ(i) \land \neg BtoS\_ACK(i) \rightarrow \texttt{next}! \ StoB\_REQ(i))
A1
           \forall i : always (BtoS\_ACK(i) \rightarrow next! \neg StoB\_REQ(i))
G5
           \forall i \forall i' \neq i : always \neg (BtoS\_ACK(i) \land BtoS\_ACK(i'))
           \forall j: \mathtt{always} \; (\mathsf{BtoR\_REQ}(j) \to \mathtt{eventually!} \; \mathsf{RtoB\_ACK}(j))
A2
           \forall j: \mathtt{always} \; (\neg \mathsf{BtoR\_REQ}(j) \to \mathtt{next!} \; \neg \mathsf{RtoB\_ACK}(j))
           \forall j: \mathtt{always} \; (\mathsf{BtoR\_REQ}(j) \land \mathsf{RtoB\_ACK}(j) \to \mathtt{next!} \; \mathsf{RtoB\_ACK}(j))
A3
A4
           \forall j: \mathtt{always} \; (\mathsf{RtoB\_ACK}(j) \to \mathtt{prev}(\mathsf{BtoR\_REQ}(j)))
```

**Implementación** Interpretación imperativa de la especificación que permite producir una instancia operacional del sistema

```
2 use ieee.std_logic_1164.all;
3 use ieee.numeric_std.all;
 5 entity signed_adder is
    port
8
       aclr : in
                   std_logic;
9
      clk : in
                  std_logic;
10
      а
            : in
                  std_logic_vector;
11
      b
                  std_logic_vector;
            : in
            : out std_logic_vector
      q
13
14 end signed_adder;
15
16 architecture signed_adder_arch of signed_adder is
   signal q_s : signed(a'high+1 downto 0); -- extra bit wide
19 begin -- architecture
20
   assert(a'length >= b'length)
     report "Port A must be the longer vector if different sizes!"
21
22
      severity FAILURE;
23
   q <= std logic vector(q s);</pre>
25
    adding_proc:
26
    process (aclr, clk)
27
      begin
        if (aclr = '1') then
28
29
          q_s <= (others => '0');
30
        elsif rising_edge(clk) then
31
          q_s \leftarrow ('0'\&signed(a)) + ('0'\&signed(b));
32
        end if; -- clk'd
33
      end process;
34
35 end signed_adder_arch;
```

Y en las etapas post implementativas:

**Validación** Conjunto de pruebas no exhaustivas que prueban el comportamiento de la especificación y/o implementación.



**Verificación** Prueba de propiedades formales (con garantías basadas en algún mecanismo matemático) de la especificación y/o implementación.

#### **Conceptos principales**

Razonamiento composicional describe la práctica de dividir el funcionamiento del sistema en componentes que se encargan de una parte menor del comportamiento

Abstracción es el proceso a través del cual ocultamos detalles de un sistema o componente de acuerdo a las necesidades de la tarea u operación en curso

Diseño por contratos describe la forma en la que vinculamos componentes a partir de derechos de los que el componente goza y obligaciones que debe cumplir.

#### Arquitectura del microprocesador

Recordemos que queremos diseñar e implementar un modelo de cómputo (microprocesador). Para el alcance de la materia vamos a interpretar a la arquitectura del mismo como:

Diseño de sistema + Set de instrucciones → Microarquitectura

**Diseño de sistema** Elección de arquitectura y componentes involucrados.



**Set de instrucciones** Semántica de las capacidades de ejecución de nuestro microprocesador

| ormato de in  |              |           | operandos                                                     |                             |  |
|---------------|--------------|-----------|---------------------------------------------------------------|-----------------------------|--|
| 4 bits        |              | 6 bits    | 16 bits                                                       | 16 bits                     |  |
| cod. op.      | destino      | fuente    | constante destino (opcional)                                  | constante fuente (opcional) |  |
|               |              |           |                                                               |                             |  |
| operación cod |              | o. efecto |                                                               |                             |  |
| MOV $d$ , $f$ | l, f 0001    |           | $d \leftarrow f$                                              |                             |  |
| ADD $d, f$    | D d, f 0010  |           | $d \leftarrow d + f$ (suma binaria)                           |                             |  |
| SUB d, f      | JB d, f 0011 |           | $d \leftarrow d - f$ (resta binaria)                          |                             |  |
| AND d, f 0100 |              | ) d ·     | $d \leftarrow d$ and $f$                                      |                             |  |
| OR d, f 0101  |              | . d ·     | $d \leftarrow d \text{ or } f$                                |                             |  |
| MP d, f 0110  |              | Me        | Modifica los flags según el resultado de $d-f$ (resta binaria |                             |  |
| ADDC $d, f$   | f 1101       |           | $d \leftarrow d + f + carry$ (suma binaria)                   |                             |  |

**Microarquitectura** Implementación de nuestro set de instrucciones a través de la lógica de control de la arquitectura y componentes seleccionados.



Los contenidos que vamos a presentar durante las clases prácticas son los siguientes:

# Lógica Combinatoria y Secuencial Diseño de un set de instrucciones Microprogramación

Manejo de memoria, Interrupciones, Caché Y Buses

**Lógica Combinatoria** presenta los principios fundamentales para construir circuitos que implementen en un soporte electrónico la semántica de la lógica proposicional



**Lógica Secuencial** introduce los elementos básicos para mantener el valor de un dato a lo largo del tiempo, los mecanismos de sincronización de circuitos y junto con estos la capacidad y técnicas que nos permiten descomponer e implementar un cómputo complejo en una secuencia de pasos atómicos.



**El diseño de un set de instrucciones** es el paso necesario para implementar nuestro microprocesador, donde vamos a definir el nombre y significado de las operaciones que deseamos poder ejecutar como parte de nuestros programas.

**La microprogramación** va describir la forma en que nuestros componentes sincrónicos interactúan para implementar las operaciones descritas en el set de instrucciones previamente definido.

### Fabricación del hardware



Hardware description language (HDL)

Del diseño a la implementación tenemos:

Un lenguaje de descripción de hardware, o HDL por sus siglas en inglés (hardware description language) es un lenguaje que describe la estructura y el comportamiento de un circuito digital. Los dos lenguajes más utilizados en la industria son VHDL y Verilog. En Orga 1 vamos a usar **VHDL**.

```
1 library ieee;
2 use ieee.std.logic_1164.all;
3 use ieee.numeric_std.all;
4
5 entity signed_adder is
6 port
7 {
8 aclr : in std_logic;
9 clk : in std_logic;
10 a : in std_logic_vector;
11 b : in std_logic_vector;
12 q : out std_logic_vector;
13 };
14 end signed_adder;
15
16 architecture signed_adder_arch of signed_adder is
17 signal q_s : signed(a'high+1 downto 0); -- extra bit wide
18
19 begin -- architecture
20 assert(a'length >= b'length)
21 report "Port A must be the longer vector if different sizes!"
22 severity FAILURE;
23 q <= std_logic_vector(q_s);
24
25 adding_proc:
26 process (aclr, clk)
27 begin
28 if (aclr = '1') then
29 q_s <= (others => '0');
30 elsif rising_edge(clk) then
31 q_s <= ('0'Assigned(a)) + ('0'Assigned(b));
20 end if; -- clk'd
31 end signed_adder_arch;
32
34
35 end signed_adder_arch;</pre>
```

#### Estructura de un documento VHDL

Un documento VHDL va estar dividido en una descripción de interfaz y otra de comportamiento. La descripción de interfaz se define como **entity**, da un nombre al componente y enumera los tipos de señales expuestas, indicando su tamaño y si se trata de una entrada o una salida.

```
entity signed_adder is
  port
(
    aclr : in    std_logic;
    clk : in    std_logic;
    a : in    std_logic_vector;
    b : in    std_logic_vector;
    q : out    std_logic_vector
);
end signed_adder;
```

La descripción de comportamiento se define como architecture y define el vínculo funcional y/o lógico entre las señales de entrada, salida y cualquier elemento de representación interna, que se puede definir de forma estática o, por ej., en base al evento de flanco de reloj.

```
architecture signed_adder_arch of signed_adder is
    signal q_s : signed(a'high+1 downto 0); -- extra bit wide

begin -- architecture
    assert(a'length >= b'length)
    report "Port A must be the longer vector if different size severity FAILURE;
    q <= std_logic_vector(q_s);

adding_proc:
    process (aclr, clk)
    begin
    if (aclr = '1') then
        q_s <= (others => '0');
    elsif rising_edge(clk) then
        q_s <= ('0'&signed(a)) + ('0'&signed(b));
    end if; -- clk'd
    end process;
end signed_adder_arch;</pre>
```